Composants SoC et FPGA
jeu. 24 janvier 2019, de 09h00 à 18h00
La COMET Informatique et Réseaux Embarqués vous convie à cet évènement sur le sujet des composants FPGA et System On Chip.

Au travers de présentations et débats, nous discuterons des applications de ces composants dans le domaine du spatial mais aussi d'autres industries tel que l'aéronautique ou les infrastructures réseau.

Inscrivez-vous

Les inscriptions sont closes
Powered by Evenium Net

Détails de l'évènement

Acceuil à partir de 09:00
Introduction et nouveaux composants
9h00-09h20 (20mn)
CNES : Café d’accueil et Introduction
 
9h20-10h00 (40mn)
NanoXplore : Composant NG-Large, logiciel NanoXmap et NG-Ultra (J. LE MAUFF)
 
10h00-10h40 (40mn)
Xilinx: Cartes Alveo pour traitements sol à base de SoC Ultrascale+ et roadmap (M. ROCCA)
Pause
Equipements embarqués à base de SoC et FPGA
11h00-11h40 (40mn)
Airbus DS : Solutions modulaires VPX et bus haut débit sur composant Zynq/Kintex/Ultrascale+/DAHLIA(M. DOLLON)
 
11h40-12h20 (40mn)
Airbus DS : Plateforme de traitement bord de haute performance à base de FPGA/MPSoC et applications (SDR, Navigation automatique, Image) (L. BARTHE)
Déjeuner
Programmation et validation des logiciels pour SoC et FPGA
13h20-14h00 (40mn)
Thales AS : Evaluation et utilisation de NanoXmap (G. GRIMONET)
 
14h00-14h40 (40mn)
ONERA : Vérification formelle sémantique de code VHDL et génération de code à partir de langages haut niveau,  LUSTRE ou SIMULINK (A. DIEUMEGARD)
 
14h40-15h20 (40mn)
ASSystem : Vérification de code pour composant SoC en applications aéronautiques (JF. BACARDATZ)
Pause
Applications et missions scientifiques
15h40-16h20 (40mn)
IRAP : Utilisation du NG-Medium dans le cadre de la mission SVOM (D. RAMBAUD)
 
16h20-17h00 (40mn)
IRAP : Utilisation du FPGA Xilinx KU060 dans le cadre des traitements bord de la mission ATHENA X-IFU (L. RAVERA)
 
Fin du workshop
Fermer
Chargement en cours...